Re: PIC18F65J50的I/O使用
|
||||
---|---|---|---|---|
資深會員
|
沒那麼理想化啦 ! I/O 本身是一個推挽式 CMOS , CMOS 也有阻抗.....
建議不要輕易就使用到 極限 , 保留點餘地 .... 2K ~ 5.1K PORTA 要使用 I/O 功能 , 要先將 AD 功能 Disable ( ANCON0 & ANCON1 )
發表於: 2009/12/10 12:37
|
|||
|
PIC18F65J50的I/O初始化
|
||||
---|---|---|---|---|
高級會員
|
大家好,我在閱讀PIC18F65J50的Data Sheet時,發現在reset後,TRISx都是為1,也就是所有I/O都是作為輸入用,此時I/O接腳狀態應該都是高阻抗。
如果我希望所有的接腳能在上電後立刻維持在我所希望的準位上,我是不是可以在I/O上拉一個電阻到VDD或下拉一個電阻到VSS,使其上電後就有一個明確的準位,之後我再將該I/O切換成輸出來控制其為高準位或低準位。 以驅動能力最弱的PORTA來看,它能最大提供2mA的驅動能力,所以我的電組只要依循下列公式: VDD/最大驅動電流 = 3.3V/2mA = 1650 1.65K歐姆以上就可以了。 請問這樣子的應用可行嗎?
發表於: 2009/12/10 11:09
Edited by wei0510 on 2009年12月10日 12:28:32
|
|||
|